慕课嵌入式开发及应用(第五章.时钟系统)

慕课苏州大学.嵌入式开发及应用.第五章.其他.时钟系统

0 目录

5 其他

5.1 时钟系统

5.1.1 课堂重点

慕课嵌入式开发及应用(第五章.时钟系统)
慕课嵌入式开发及应用(第五章.时钟系统)
慕课嵌入式开发及应用(第五章.时钟系统)
慕课嵌入式开发及应用(第五章.时钟系统)
慕课嵌入式开发及应用(第五章.时钟系统)
慕课嵌入式开发及应用(第五章.时钟系统)
慕课嵌入式开发及应用(第五章.时钟系统)
慕课嵌入式开发及应用(第五章.时钟系统)
慕课嵌入式开发及应用(第五章.时钟系统)
慕课嵌入式开发及应用(第五章.时钟系统)
慕课嵌入式开发及应用(第五章.时钟系统)
慕课嵌入式开发及应用(第五章.时钟系统)
慕课嵌入式开发及应用(第五章.时钟系统)
慕课嵌入式开发及应用(第五章.时钟系统)
慕课嵌入式开发及应用(第五章.时钟系统)
慕课嵌入式开发及应用(第五章.时钟系统)
慕课嵌入式开发及应用(第五章.时钟系统)
慕课嵌入式开发及应用(第五章.时钟系统)
慕课嵌入式开发及应用(第五章.时钟系统)
慕课嵌入式开发及应用(第五章.时钟系统)
慕课嵌入式开发及应用(第五章.时钟系统)
慕课嵌入式开发及应用(第五章.时钟系统)
慕课嵌入式开发及应用(第五章.时钟系统)
慕课嵌入式开发及应用(第五章.时钟系统)

5.1.2 测试与作业

锁频环FLL和锁相环PLL的主要作用是将低频的时钟信号变为高频时钟信号,即倍频。
A.B.
正确答案:对

1MCU内部使用锁相环PLL及锁频环FLL,其直接作用是( )
A.MCU外部高频,MCU内部低频
B.MCU外部低频,MCU内部高频
C.MCU外部高频,MCU内部高频
D.MCU外部低频,MCU内部低频
正确答案:B

2MCU外部使用较低频率的晶振,而内部通过锁相环PLL及锁频环技术提高频率,其主要目的是( )
A.减少外部干扰
B.提高CPU指令运行速度
C.吸收外部能量供MCU使用
D.降低能耗
正确答案:A、B

3本书中MCU内核为ARM Cortex-M0+,其最高频率为48MHz,这个表述正确吗?
A.B.
正确答案:对

6 下一章

博客地址: