I2C总线通信原理与电路设计

I2C总线通信原理与电路设计
I2C总线通信原理与电路设计
I2C总线通信原理与电路设计
I2C总线通信原理与电路设计
I2C总线通信原理与电路设计
I2C总线通信原理与电路设计
I2C总线通信原理与电路设计
I2C总线通信原理与电路设计
I2C总线通信原理与电路设计
I2C总线通信原理与电路设计
I2C总线通信原理与电路设计

补充:

I2C 总线的一些特征:

• 只要求两条总线线路 一条串行数据线 SDA 一条串行时钟线 SCL
• 每个连接到总线的器件都可以通过唯一的地址和一直存在的简单的主机 从机关系软件设定地
址 主机可以作为主机发送器或主机接收器
• 它是一个真正的多主机总线 如果两个或更多主机同时初始化数据传输可以通过冲突检测和仲裁
防止数据被破坏
• 串行的 8 位双向数据传输位速率在标准模式下可达 100kbit/s 快速模式下可达 400kbit/s 高速
模式下可达 3.4Mbit/s
• 片上的滤波器可以滤去总线数据线上的毛刺波 保证数据完整
• 连接到相同总线的 IC 数量只受到总线的最大电容 400pF 限制

上拉电阻的选取要考虑上限值和下限值这两点:

上限值的最大限制来至于RC的限制,因为上拉电限越大,那总线上的电流越小,给电容充电的速度也就越慢,这样会对IIC协议中电平信号上升沿或下降沿的最大变化时间造成影响,记忆芯片IIC总线在变化时会产生寄生电容,如下图2中的CBUS,寄生电容的大小为100pF,所以上拉电阻最大不能超过12K;
下限值的限制来自于最大电流的限制,记忆芯片在输出低电平的时候,能接受收最大灌电流为3mA,所以上拉电阻最小不能小于5V/0.003A=1666.67欧。
而内部的上拉电阻为50K,所以不符合要求,不可用,只能用外部上拉电路。
————————————————

部分转自:https://blog.csdn.net/Mr_Define/article/details/84800869