STM32F4xx的时钟树

STM32F4xx的时钟树。

STM32F4xx的时钟树

注意点

1:STMF4xx系统共计有三个主要时钟源(HSI、HSE和PLL)和两个次要时钟源(LSE、LSI)。

2:SYSCLK可以来自HSI、HSE和PLL,多数采用PLL频率最高能达到168MHz。

3:RTC时钟可以来自LSE、LSI和HSE,但只有用LSE时,才能保证系统电源掉电时RTC仍能正常工作。

4:可通过多个预分频器配置 AHB 频率、高速 APB (APB2) 和低速 APB (APB1)。 AHB 域的最大频率为 168 MHz。高速 APB2 域的最大允许频率为 84 MHz。低速 APB1 域的最大允许频率为 42 MHz。

5:STM32F405xx/07xx 和 STM32F415xx/17xx 的定时器时钟频率由硬件自动设置。如果 APB 预分频器为 1,定时器时钟频率等于 APB 域的频率。否则,等于 APB 域的频率的两倍 (×2)。

6:除以下时钟外,所有外设时钟均由系统时钟 (SYSCLK) 提供:

         ● 来自于特定 PLL 输出 (PLL48CLK) 的 USB OTG FS 时钟 (48 MHz)、基于模拟技术的随机数发生器 (RNG) 时钟 (<=48 MHz) 和 SDIO 时钟 (<= 48 MHz)。
         ● I2S 时钟
         ● 由外部 PHY 提供的 USB OTG HS (60 MHz) 时钟
         ● 由外部 PHY 提供的以太网 MAC 时钟( TX、 RX 和 RMII)。