基于VIVADO和Xilinx FPGA的脉冲压缩的实现

  1. 本设计用MATLAB生成回波信号,以及需要用到的系数文件。然后利用VIVADO软件进行FPGA程序的开发与仿真。
  2. 软件架构流程如图:
    基于VIVADO和Xilinx FPGA的脉冲压缩的实现
    3.结果:
    回波信号
    基于VIVADO和Xilinx FPGA的脉冲压缩的实现
    IQ路、下变频、滤波基于VIVADO和Xilinx FPGA的脉冲压缩的实现
    匹配滤波基于VIVADO和Xilinx FPGA的脉冲压缩的实现脉压结果
    基于VIVADO和Xilinx FPGA的脉冲压缩的实现
    4.注意:参考论文中写得很详细,是很好的学习材料,特感谢原作者。但参照论文笔者没有得到理想的结果,进行更改:
    1:需自己读入回波数据,可以通过ROM或者$readmemb();
    2:论文中将滤波器数据和回波数据转化成-32767~32757之间的数据,导致脉压后数据超出31位范围;应改为能接受的31位范围以内;
    3:延时问题:回波数据写入的循环中延时1/120M即8.634,数据对应。
    参考:FPGA实现高速雷达信号脉冲压缩处理.caj 姜文博