FPGAFPGA 实验 项目创建、编译和下载
使用软件:Quartus II 13.0(64-bit)
使用硬件:ALTERA Cyclone III EP3C16F484C6N
实验步骤:
1:建立工程项目
打开Quartus II 13.0(64-bit)软件如图:
点击左上角file 然后选择New Project Wizard... 弹出窗口:
点击 NEXT弹出如图窗口:
然后填写第一行的新工程存放路径——>第二行新工程的名称——>第三行顶层设计的名称(注:新工程的名称和顶层设计的名称最好一致,方便以后的实验)——>点击NEXT弹出如图窗口:
这一步暂且不需要添加文件直接点击NEXT弹出如下窗口:
选择器件Cyclone FBGA 484 选中EP3C16F484C6单击NEXT如图:
继续单击NEXT如图:
单击Finish至此工程项目已经建立完成!
2:建立BDF文件
单击左上角file——>选择NEW ——>弹出如图窗口:
选择Block Diagram/Schematic File点击OK弹出如图窗口:
双击空白窗口:选择输入导线input然后双击空白窗口选择输出导线output画出如图的输入输出导线:
然后更改名称如图:
然后点击进行
保存编译!
接下来查阅使用手册,配置刚才的输入输出导线的管脚如图:
将不用的管脚置为三态——>然后在编译下载得到实验结果:
实验结果如图所示: